| Sous-système du dispositif PROFINET pour FPGA Altera-Intel |
Configuration Cœur IP | - Cœur IP de commutateur avec 2 ports externes et 1 ou 2 ports internes
- Cœur IP de l'unité centrale de communication pour le traitement du protocole PROFINET
- Interface DPRAM pour le processeur d’applications (interne ou externe d'un FPGA)
|
| Horloge de commutation | 125 MHz |
| Familles FPGA compatibles | Cyclone III, Cyclone IV, Cyclone V, Cyclone V SoC, Cyclone 10 LP, MAX 10 |
| Fonctionnalité | - Dispositif PROFINET conforme à la spécification V2.44, conformité à la classe B ou C
- Client de redondance de média (MRP ou MRPD)
- Prise en charge de la classe de sécurité I de PROFINET
- Prise en charge du démarrage rapide (Fast Startup ou FSU)
- Prise en charge de la redondance du système (S2)
- Support de communication pour PROFIsafe
- Deuxième port de commutation interne en option pour la connexion directe de l'unité centrale d'application
- Accélération matérielle optionnelle (DMA)
|
| Temps de cycle | jusqu'à 250 μs |
| Nombre de connexions de contrôleur | jusqu'à 4 (pour le dispositif partagé, la redondance S2 et la connexion du superviseur) |
| Interface de programmation (API) | Interface d'application d'appareil simple (SDAI) |