| Subsistema de dispositivo PROFINET para FPGA Xilinx-AMD |
Configuración del núcleo IP | - Núcleo IP de conmutación con 2 puertos externos y 1 ó 2 internos
- Núcleo IP de CPU de comunicación para procesar el protocolo PROFINET
- Interfaz DPRAM con el procesador de aplicación (interno o externo de FPGA)
|
| Reloj de conmutación | 125 MHz |
| Familias de FPGA compatibles | Zynq UltraScale+, Zynq-7000, Spartan 7 y otras FPGA de la serie 7 |
| Funcionalidad | - Dispositivo PROFINET conforme a la especificación V2.44, Clase de conformidad B o C
- Cliente de redundancia de medios (MRP o MRPD)
- Compatibilidad con PROFINET Security Class I
- Compatibilidad con arranque rápido (FSU)
- Soporte para redundancia de sistemas (S2)
- Soporte de comunicación para PROFIsafe
- 2º puerto de conmutación interno opcional para la conexión directa de la CPU de la aplicación
- Aceleración por hardware opcional (DMA)
|
| Tiempo de ciclo | hasta 250 μs |
| Número de conexiones del controlador | hasta 4 (para dispositivo compartido, redundancia S2 y conexión de supervisor) |
| Interfaz de programación de aplicaciones | Interfaz de aplicación de dispositivo simple (SDAI) |