PROFINET-Device-Subsystem für Xilinx-AMD FPGA |
IP-Core-Konfiguration | - Switch-IP-Core mit 2 externen und 1 oder 2 internen Ports
- Kommunikations-CPU-IP-Core zur Verarbeitung des PROFINET-Protokolls
- DPRAM-Schnittstelle zum Anwendungsprozessor (FPGA-intern oder -extern)
|
Switch Clock | 125 MHz |
Unterstützte FPGA-Familien | Zynq UltraScale+, Zynq-7000, Spartan 7 und andere FPGAs der Serie 7 |
Funktion | - PROFINET-Device gemäß Spezifikation V2.44, Conformance Class B oder C
- Media Redundancy Client (MRP oder MRPD)
- Unterstützung für PROFINET Security Class I
- Unterstützung für Fast Startup (FSU)
- Unterstützung für Systemredundanz (S2)
- Kommunikationsunterstützung für PROFIsafe
- Optionaler 2. interner Switch-Port zum direkten Anschluss der Anwendungs-CPU
- Optionale Hardware-Beschleunigung (DMA)
|
Zykluszeit | bis zu 250 μs |
Anzahl der Controller-Verbindungen | bis zu 4 (für Shared device, S2-Redundanz und Supervisor-Verbindung) |
Application Programming Interface (API), Schnittstelle zur Anwendungsprogrammierung | Simple Device Application Interface (SDAI, Einfache Geräteanwendungsschnittstelle) |